Вычислительная и микропроцессорная техника-3

50 

Описание

  • Системная шина включает в себя
  • Микропроцессорная система позволяет обращаться к памяти кодов и памяти
    данных по разным шинам. Это
  • Каким образом устройства ввода-вывода взаимодействуют с остальными блоками
    микропроцессорной системы по шине управления?
  • Сколько матриц содержит структура ОЗУ с параметрами 16Кх8?
  • Сколько ячеек доступны для считывания в стандартном стеке на 256 32-разрядных
    ячеек?
  • Шина управления в микропроцессорной системе однонаправлена относительно
  • Шина адреса в микропроцессорной системе однонаправлена относительно
  • В стандартный стек записали содержимое 4-х 16-разрядных регистров. Как
    изменился адрес вершины стека?
  • Этап «выборка» существует
  • В стандартный стек записали содержимое 3-х 32-разрядных регистров. Как
    изменился адрес вершины стека?
  • Матрица накопителя ОЗУ содержит 16 строк и 16 столбцов. Сколько
    дешифраторов необходимо для поддержания обращений к этой памяти?
  • Матрица накопителя ОЗУ содержит 64 строки и 64 столбца. По скольким адресным
    линиям возможно обращение к такому пространству памяти?
  • В стек записали содержимое 4-х регистров, при этом адрес вершины стека
    изменился на 16 единиц. Какова разрядность регистров?
  • В стандартный стек записали содержимое 6-ти 32-разрядных регистров. Как
    изменился адрес вершины стека?
  • Этап «обратная запись» существует

Файл в формате — PDF